CTLE均衡器可以比較好地補(bǔ)償傳輸通道的線性損耗,但是對(duì)于一些非線性因素(比如 由于阻抗不匹配造成的信號(hào)反射)的補(bǔ)償還需要借助于DFE的均衡器,而且隨著信號(hào)速率的提升,接收端的眼圖裕量越來(lái)越小,采用的DFE技術(shù)也相應(yīng)要更加復(fù)雜。在PCle3.0的 規(guī)范中,針對(duì)8Gbps的信號(hào),定義了1階的DFE配合CTLE完成信號(hào)的均衡;而在PCle4.0 的規(guī)范中,針對(duì)16Gbps的信號(hào),定義了更復(fù)雜的2階DFE配合CTLE進(jìn)行信號(hào)的均衡。 圖 4 .5 分別是規(guī)范中針對(duì)8Gbps和16Gbps信號(hào)接收端定義的DFE均衡器(參考資料: PCI Express@ Base Specification 4.0)。PCI-e 3.0簡(jiǎn)介及信號(hào)和協(xié)議測(cè)試方法;云南信號(hào)完整性測(cè)試PCI-E測(cè)試
首先來(lái)看一下惡劣信號(hào)的定義,不是隨便一個(gè)信號(hào)就可以,且惡劣程度要有精確定義才 能保證測(cè)量的重復(fù)性。通常把用于接收端容限測(cè)試的這個(gè)惡劣信號(hào)叫作Stress Eye,即壓 力眼圖,實(shí)際上是借鑒了光通信的叫法。這個(gè)信號(hào)是用高性能的誤碼儀先產(chǎn)生一個(gè)純凈的 帶特定預(yù)加重的信號(hào),然后在這個(gè)信號(hào)上疊加精確控制的隨機(jī)抖動(dòng)(RJ)、周期抖動(dòng)(SJ)、差 模和共模噪聲以及碼間干擾(ISI)。為了確定每個(gè)成分的大小都符合規(guī)范的要求,測(cè)試之前需要先用示波器對(duì)誤碼儀輸出的信號(hào)進(jìn)行校準(zhǔn)。其中,ISI抖動(dòng)是由PCIe協(xié)會(huì)提供的測(cè)試 夾具產(chǎn)生,其夾具上會(huì)模擬典型的主板或者插卡的PCB走線對(duì)信號(hào)的影響。在PCIe3.0的 CBB夾具上,增加了專門的Riser板以模擬服務(wù)器等應(yīng)用場(chǎng)合的走線對(duì)信號(hào)的影響;而在 PCIe4.0和PCIe5.0的夾具上,更是增加了專門的可變ISI的測(cè)試板用于模擬和調(diào)整ISI的 影響。四川PCI-E測(cè)試安裝PCIE3.0和PCIE4.0應(yīng)該如何選擇?
PCIe 的物理層(Physical Layer)和數(shù)據(jù)鏈路層(Data Link Layer)根據(jù)高速串行通信的 特點(diǎn)進(jìn)行了重新設(shè)計(jì),上層的事務(wù)層(Transaction)和總線拓?fù)涠寂c早期的PCI類似,典型 的設(shè)備有根設(shè)備(Root Complex) 、終端設(shè)備(Endpoint), 以及可選的交換設(shè)備(Switch) 。早 期的PCle總線是CPU通過(guò)北橋芯片或者南橋芯片擴(kuò)展出來(lái)的,根設(shè)備在北橋芯片內(nèi)部, 目前普遍和橋片一起集成在CPU內(nèi)部,成為CPU重要的外部擴(kuò)展總線。PCIe 總線協(xié)議層的結(jié)構(gòu)以及相關(guān)規(guī)范涉及的主要內(nèi)容。
另外,在PCIe4 .0發(fā)送端的LinkEQ以及接收容限等相關(guān)項(xiàng)目測(cè)試中,都還需要用到能 與被測(cè)件進(jìn)行動(dòng)態(tài)鏈路協(xié)商的高性能誤碼儀。這些誤碼儀要能夠產(chǎn)生高質(zhì)量的16Gbps信 號(hào)、能夠支持外部100MHz參考時(shí)鐘的輸入、能夠產(chǎn)生PCIe測(cè)試需要的不同Preset的預(yù)加 重組合,同時(shí)還要能夠?qū)敵龅男盘?hào)進(jìn)行抖動(dòng)和噪聲的調(diào)制,并對(duì)接收回來(lái)的信號(hào)進(jìn)行均 衡、時(shí)鐘恢復(fù)以及相應(yīng)的誤碼判決,在進(jìn)行測(cè)試之前還需要能夠支持完善的鏈路協(xié)商。17是 一 個(gè)典型的發(fā)射機(jī)LinkEQ測(cè)試環(huán)境。由于發(fā)送端與鏈路協(xié)商有關(guān)的測(cè)試項(xiàng)目 與下面要介紹的接收容限測(cè)試的連接和組網(wǎng)方式比較類似,所以細(xì)節(jié)也可以參考下面章節(jié) 內(nèi)容,其相關(guān)的測(cè)試軟件通常也和接收容限的測(cè)試軟件集成在一起。PCIE與負(fù)載只有時(shí)鐘線和數(shù)據(jù)線,搜索的時(shí)候沒(méi)有控制管理線,怎么找到的寄存器呢?
SigTest軟件的算法由PCI-SIG提供,會(huì)對(duì)信號(hào)進(jìn)行時(shí)鐘恢復(fù)、均衡以及眼圖、抖 動(dòng)的分析。由于PCIe4.0的接收機(jī)支持多個(gè)不同幅度的CTLE均衡,而且DFE的電平也 可以在一定范圍內(nèi)調(diào)整,所以SigTest軟件會(huì)遍歷所有的CTLE值并進(jìn)行DFE的優(yōu)化,并 根據(jù)眼高、眼寬的結(jié)果選擇比較好的值。14是SigTest生成的PCIe4.0的信號(hào)質(zhì)量測(cè)試 結(jié)果。SigTest需要用戶手動(dòng)設(shè)置示波器采樣、通道嵌入、捕獲數(shù)據(jù)及進(jìn)行后分析,測(cè)試效率 比較低,而且對(duì)于不熟練的測(cè)試人員還可能由于設(shè)置疏忽造成測(cè)試結(jié)果的不一致,測(cè)試項(xiàng)目 也主要限于信號(hào)質(zhì)量與Preset相關(guān)的項(xiàng)目。為了提高PCIe測(cè)試的效率和測(cè)試項(xiàng)目覆蓋 率,有些示波器廠商提供了相應(yīng)的自動(dòng)化測(cè)試軟件。為什么PCI-E3.0開始重視接收端的容限測(cè)試?智能化多端口矩陣測(cè)試PCI-E測(cè)試價(jià)格優(yōu)惠
走pcie通道的M.2接口必定是支持NVME協(xié)議的嗎?云南信號(hào)完整性測(cè)試PCI-E測(cè)試
PCIe4.0的物理層技術(shù)PCIe標(biāo)準(zhǔn)自從推出以來(lái),1代和2代標(biāo)準(zhǔn)已經(jīng)在PC和Server上使用10多年時(shí)間,正在逐漸退出市場(chǎng)。出于支持更高總線數(shù)據(jù)吞吐率的目的,PCI-SIG組織分別在2010年和2017年制定了PCIe3.0和PCIe4.0規(guī)范,數(shù)據(jù)速率分別達(dá)到8Gbps和16Gbps。目前,PCIe3.0和PCle4.0已經(jīng)在Server及PC上使用,PCIe5.0也在商用過(guò)程中。每一代PCIe規(guī)范更新的目的,都是要盡可能在原有PCB板材和接插件的基礎(chǔ)上提供比前代高一倍的有效數(shù)據(jù)傳輸速率,同時(shí)保持和原有速率的兼容。別看這是一個(gè)簡(jiǎn)單的目的,但實(shí)現(xiàn)起來(lái)并不容易。云南信號(hào)完整性測(cè)試PCI-E測(cè)試